当前位置:首页 > 新闻资讯 > FPGA之家动态 >

Xilinx 7系列SelectIO结构之DCI(动态可控阻抗)技术(二)

时间:2025-04-19      来源:FPGA_UCY 关于我们 0

引言:在上一篇文章中,我们介绍了DCI的一些理论知识,本文我们重点介绍一下内容:

1.7系列FPGA DCI I/O标准

7系列FPGA所有DCI I/O标准如图1所示。

技术学校_技术支持_FPGA技术

图1、系列FPGA所有DCI I/O标准

为了在7系列FPGA中正确使用DCI:

1)基于I/O bank所使用的,VCCO管脚必须连接到恰当的VCCO电压;

2)正确的DCI I/O缓冲器必须在软件中使用,可以通过使用属性或者在HDL代码中例化;

3)DCI标准要求连接外部参考电阻到多功能管脚(VRN和VRP)。当VRN和VRP连接外部参考电阻后,则这两个管脚则不能用作一般用途I/O。管脚VRN必须通过参考电阻上拉到VCCO,管脚VRP必须通过参考电阻下拉到GND。在DCI级联应用中,从DCI I/O bank的VRN和VRP管脚无需连接外部参考电阻,可以用作一般用途I/O。

带有控制阻抗驱动器DCI标准可以用在只作为输入的信号管脚。对于这种情况,如果这些管脚在给定的I/O bank内是唯一使用DCI的管脚,则该bank不要求连接外部参考电阻到VRN和VRP管脚,此时,该bnak内的VRN和VRP管脚可以用作一般用途I/O。

DCI输入不要求外部参考电阻连接至VRN和VRP的I/O标准如图2所示。

技术学校_技术支持_FPGA技术

图2、DCI输入不要求外部参考电阻连接至VRN和VRP的I/O标准

4)外部参考电阻的取值应该根据想要的输出驱动器阻抗或者分立端接阻抗进行选择。例如,如果使用,为了达到50Ω输出驱动器阻抗,VRN和VRP管脚分别连接50Ω参考电阻。当使用标准,为了达到50Ω戴维宁等效端接(R)连接到VCCO/2,外部参考电阻应该为100Ω(2R)。

5)遵循以下DCI I/O bank规则:

2.DCI使用举例

图3举例了和 I/O标准使用。

技术学校_FPGA技术_技术支持

图3、HSTL DCI使用举例

SSTL DCI使用举例如图4所示。

FPGA技术_技术学校_技术支持

图4、SSTL DCI使用举例

DDR3 数据I/O DCI使用举例如图5所示。

技术学校_技术支持_FPGA技术

图5、DDR3数据I/O DCI标准使用举例

更多其他技术文章可以关注我的微信公众号“FPGA技术实战”,欢迎交流 !


注明:本内容来源网络,不用于商业使用,禁止转载,如有侵权,请来信到邮箱:429562386ⓐqq.com 或联系本站客服处理,感谢配合!

用户登陆

    未注册用户登录后会自动为您创建账号

提交留言