当前位置:首页 > 新闻资讯 > FPGA之家动态 >

Xilinx FPGA接口设计与实现高级研修班--2023年9月15日北京举行

时间:2024-07-05      来源:网络搜集 关于我们 0

一、课程介绍:

《Xilinx FPGA系统设计与接口实现》课程主要讲授基于FPGA的数字系统和接口电路设计的关键技术,从各方面引导学员深入学习理解FPGA数字系统以及接口开发的本质。

课程内容结合了讲师大量的工程科研和教学实践成果,理论丰富,实验内容合理,具有非常强的系统性和实用性,可以引导学员快速提高FPGA数字系统设计水平,从而能够更快地完成设计,缩短开发时间,降低开发成本。

本课程为期两天,为FPGA开发系列经典课程,需要学员具备数字电路等基础知识,期望以软、硬结合的方式由浅入深的将参训人员带入更高的FPGA设计领域,并全面熟练地掌握FPGA外设开发实用技巧。课程采用Xilinx Vivado软件和Xilinx FPGA开发板进行实验。

此外,基于Xilinx芯片的数字接口开发技术同样适用于Altera、Lattice等厂家的FPGA芯片,因此本门课程具有典型的指导价值。

二、主办单位:

中国高科技产业化研究会智能信息处理分会

北京中际赛威教育科技有限公司    

北京中际孚歌科技有限公司

三、研修时间:2023年9月15- 16日  (两天授课)四、研修地点:北 京(具体地点及路线图详见第二轮报到通知)五、培训对象:

课程适合于使用Xilinx FPGA器件进行科研和产品开发的具有中等水平的工程技术人员,也适合于相关专业领域具有相当水平的教师和研究生。参加学习的学员只需要具有数字电路的基础知识即可完成本课程的学习。

六、工具平台

培训课程使用的部分软硬件工具由培训方提供。

软件工具:    √ Xilinx Vivado 2020.2

硬件工具:    √ 高性能PC机;Xilinx ZYBO板卡

七、课程内容

第1章  FPGA平台 

1.1 FPGA结构特点

1.2 原语使用

1.3 FPGA接口电平说明

1.4 FPGA的分类和选择

1.5 AXI接口协议说明

1.6 基于Vivado的FPGA资源分析

第2章  FPGA低速接口原理与实现 

2.1 RS232接口原理及实现

2.2 I2C接口原理及实现

2.3 SPI接口原理及实现

2.4 EMIF接口原理及实现

2.5 低速接口实验

第3章   SERDES高速接口原理与实现

3.1 SERDES接口简介

3.2 SERDES组成结构

3.3 SERDES解决方案

3.4 SERDES设计实例

第4章  Rapid IO接口原理与开发

    4.1 Rapid IO原理

    4.2 Xilinx RapidIO解决方案与IP核使用

    4.3 Rapid IO典型实例

第5章   PCI-E接口原理与开发

5.1 PCI-E接口工作原理

5.2 Xilinx PCI-E解决方案与IP核使用

5.3 PCI-E DMA接口典型实例

第6章   存储接口原理与开发

6.1 存储器综述

6.2 SDRAM存储器发展及FPGA实现

6.3 Xilinx MIG解决方案与IP核使用

6.4 MIG接口典型实例和实验

6.5 基于Ultrascale+的HBM接口存储介绍

八、授课专家介绍

徐老师:工学博士,主要从事遥感信息实时处理领域的研究,具有丰富的FPGA开发经验,负责和参与过多个FPGA相关项目的开发,包括高速采集存储平台、压缩及解压缩信号处理平台、图像实时检测处理平台等等。发表论文8篇,受理与授权国家发明专利4项,任中国高科技产业化研究会智能信息处理产业化分会理事。

九、培训费用及注意事宜:

1.培训费:3800元/人 (含培训费、午餐费、资料费、证书费)。

2.付款方式:学员报名后,请直接将款汇到指定账号(见回执表)。

3.以上费用不含食宿,培训期间食宿可统一安排,费用自理。

4.培训会务工作由北京中际孚歌科技有限公司组织,并为学员出具正式发票。

、证书颁发: 培训结束后由主办单位向参会单位学员颁发结业证书。

十一、课程咨询:

010-64113137


注明:本内容来源网络,不用于商业使用,禁止转载,如有侵权,请来信到邮箱:429562386ⓐqq.com 或联系本站客服处理,感谢配合!

用户登陆

    未注册用户登录后会自动为您创建账号

提交留言