时间:2024-07-26 来源:网络搜集 关于我们 0
本文收集了EETOP公众号微信技术干货文章,包括:IC制造、IC设计、人工智能等将近300篇。建议收藏,慢慢阅读。
IC大牛10多年的设计分享:数字典型电路知识结构地图及代码实现
MIPS架构开放了,10天设计一款完全免费的MIPS处理器(附源码)
为什么7nm工艺制程这么难?从7nm看芯片行业的“贫富差距”
ASIC设计学习总结之可测性设计及书籍推荐
Verilog基本功之:流水线设计Pipeline Design
麒麟980是如何诞生的?敢于失败,勇于尝试!(附:华为早期型号处理器研发过程)
CPU、GPU 和 TPU 都是如何工作的?有什么区别?TPU为什能碾压GPU?
直接产生verilog的testbench的python脚本
Verilog基本电路设计(包括:时钟域同步、无缝切换、异步FIFO、去抖滤波)
用FPGA实现简单的UDP/IP通信(采用纯硬件语言,非软核)
RS(255,239)编解码算法,verilog代码以及详细讲解
以DAC为例介绍SpectreVerilog数模混合电路仿真方法
FPGA就像是一张精密的画布 - DSP 专家给你一个选择 FPGA 的理由
聊聊FPGA/CPU/PCIE/Cache-Coherency/CAPI
FPGA应用文章:采用 Zynq SoC 测试新型存储器技术芯片
FPGA实战演练逻辑篇(1)-FPGA与ASIC,FPGA与CPLD,VERILOG与VHDL
FPGA实战演练逻辑篇(2)-FPGA应用领域及优势,FPGA开发流程
Vivado使用详细介绍1:创建工程,编写代码,行为仿真,Testbench
Xilinx Vivado的使用详细介绍(2):综合、实现、管脚分配、时钟设置、烧写
Xilinx FPGA入门连载2:Modelsim SE 10.1安装
Xilinx FPGA入门连载4:ISE中使用notepad++的关联设置
Xilinx FPGA入门连载6:ISE与Modelsim联合仿真之关联设置
Xilinx FPGA入门连载8:Verilog源码文件创建与编辑
Xilinx FPGA入门连载10:Modelsim仿真验证
Xilinx FPGA入门连载11:PWM蜂鸣器驱动之功能概述
Xilinx FPGA入门连载12:PWM蜂鸣器驱动之引脚分配
Xilinx FPGA入门连载13:PWM蜂鸣器驱动之综合、实现与配置文件产生
跟着我从零开始入门FPGA(一周入门系列):第一天:Verilog语法
跟着我从零开始入门FPGA(一周入门系列):第二天:组合逻辑设计
跟着我从零开始入门FPGA(一周入门系列):第三天:时序逻辑设计
跟着我从零开始入门FPGA(一周入门系列):第五天:阻塞和非阻塞
跟着我从零开始入门FPGA(一周入门系列)-第六天:有限状态机
跟着我从零开始入门FPGA(一周入门系列):第七天:设计一个只有4条指令的CPU
FPGA入门连载二:Verilog/VHDL语法学习的经验之谈
FPGA适合用在哪儿?OpenCL,C,和C++语言对FPGA和全SoC有什么用?
干货:数字IC后端设计全局观--数字后端做什么从RTL到GDS(137页PPT)
CPU诞生鲜为人知的故事:首款8位CPU并不是Intel的,仅比4004晚了两个月
RISC-V与DSA!计算机架构宗师Patterson与Hennessy 演讲实录
励志!他设计了先进的指令集,申请三项专利,并设计出了自己的CPU!
Analog IC 难在哪里,结构?参数?版图?系统?(最新更新)
IEEE JSSC论文分享:30GHz low-flicker noiseOscillator
彻底厘清振荡器中Flicker Noise问题--IEEE TCAS-II(2019)论文分享
Low power RTL 设计优化,同等工艺下让你的设计功耗更低!
成为一个资深Analog/RF IC Designer 需要怎样的经历?
相比CPU,高性能模拟器件更担心被禁运,那么研发难点在哪儿?
模拟电路&模拟IC设计
推荐阅读:(后台输入:百宝箱,查看更多精品文章)
电子工程师职业发展大全录
微波射频相关文章及资料汇总
模拟电路&模拟IC设计大全录
IC工程师面试大全录
了解NB-IoT看这些应该就够了(NB-IoT大全录)
EETOP倾心奉献:史上最全数字IC&FPGA设计合集
有趣的数学(EETOP合集)
。。。。。
温馨提示
感谢阅读 EETOP 的文章,如果喜欢本文,请分享朋友圈,获得更多信息,请关注我。